# LABORATORIO DE INSTRUMENTACIÓN I PRÁCTICA 5: AMPLIFICADOR CON JFET

#### **1. EL TRANSISTOR JFET.**

El transistor de unión de efecto campo JFET (Junction Field Effect Transistor) está formado por una unión  $p^+n$  o  $n^+p$ . El lado más dopado corresponde a la puerta, mientras que el menos dopado es el canal. Según el tipo de dopado del canal, distinguiremos dos tipos de transistores JFET: de canal n y de canal p. La figura 1 representa esquemáticamente la estructura de un transistor JFET de canal n.

En la práctica, la estructura real de los transistores JFET difiere del esquema idealizado de la figura 1. Es habitual que haya dos zonas p+ o n+ cumpliendo el papel de puerta, que se polarizan a través del mismo electrodo.



Figura 1. Esquema de un transistor JFET de canal n.

El funcionamiento del JFET, a grandes rasgos, es el siguiente:

En los extremos del canal se colocan dos electrodos (fuente y drenador), de modo que al establecer una diferencia de potencial ( $V_{DS}$ ) entre ellos circulará una corriente a través del canal. Por otro lado, en la unión p-n constituida por la puerta y el canal se formará una zona de vaciamiento. La anchura de esta zona de vaciamiento puede aumentarse al establecer una polarización inversa entre la puerta y el canal, ( $V_{GS}$ ) con lo cual la anchura efectiva del canal se reducirá. Esta reducción de la anchura del canal supone un aumento de su resistencia que resultará en una disminución de la corriente que lo atraviesa. En definitiva, se consigue modular la corriente entre dos terminales (fuente y drenador) mediante la aplicación de una señal en un tercer terminal (puerta).

Debido a la aplicación de una tensión  $V_{DS}$  entre drenador y fuente, se establecerá un gradiente de potencial a lo largo del canal de modo que la anchura de la zona de

vaciamiento entre la puerta y el canal no será uniforme. Este fenómeno se discutirá con más detalle en las secciones siguientes.

Obsérvese que en el razonamiento anterior se supone que la unión puerta-canal siempre está polarizada en inversa. Mantener esta condición supondrá unas limitaciones para las tensiones de alimentación del transistor. Por otro lado, la intensidad que circula por la puerta es prácticamente nula, de tal forma que el JFET y, en general los transistores de efecto campo, presentan impedancias de entrada muy elevadas.

La figura 2 muestra los símbolos y el convenio de signos habituales para la representación de los transistores JFET de canal n y p.



Figura 2. Representación convencional del JFET

## 2. COMPORTAMIENTO A GRAN SEÑAL DEL JFET.

Para analizar el comportamiento del JFET utilizaremos un transistor de canal n, como el de la figura 1. Los resultados para el caso de canal p son totalmente análogos. Se tomará como referencia la fuente y se aplicará una tensión  $V_{GS}$  entre puerta y fuente y una tensión  $V_{DS}$  entre drenador y fuente. Para garantizar la polarización en inversa de la unión puerta-canal es necesario que  $V_{GS}$  sea negativa y  $V_{DS}$  positiva. La corriente de drenador I<sub>D</sub> estará dirigida del drenador a la fuente y será por tanto positiva.

## 2.1 REGIÓN LINEAL.

Consideremos primero la situación en que  $V_{DS} \ll V_{GS}$  de modo que la anchura de la zona de vaciamiento dependerá esencialmente de  $V_{GS}$  siendo el efecto de  $V_{DS}$  despreciable. En estas circunstancias, y suponiendo la unión puerta-canal abrupta y unilateral, la anchura de la zona de vaciamiento será uniforme a lo largo de todo el canal y vendrá dada por:

$$W = \sqrt{\frac{2\varepsilon_{s}}{qN_{D}}(\phi_{0} - V_{GS})}$$
(1)

Siendo  $\phi_0$  el potencial de contacto de la unión. Además, al ser una unión unilateral, puede asumirse que la zona de vaciamiento se extiende exclusivamente al canal, que es el lado menos dopado. Si d es la anchura total del canal, la anchura efectiva  $x_w$ , vendrá dada por:

$$\mathbf{x}_{w} = \mathbf{d} - \mathbf{W} \tag{2}$$

La resistencia del canal R vendrá dada por:

$$R = \frac{\rho L}{x_w Z} = \frac{L}{q \mu_n N_D x_w Z}$$
(3)

La intensidad I<sub>D</sub> a lo largo del canal será simplemente:

$$I_{\rm D} = \frac{V_{\rm DS}}{R} = \frac{Z}{L} q \mu_{\rm n} N_{\rm d} x_{\rm w} = G_0 \left[ 1 - \sqrt{\frac{2\epsilon_{\rm S}}{q N_{\rm d} d^2} (\phi_0 - V_{\rm GS})} \right] V_{\rm DS}$$
(4)

siendo G<sub>0</sub> la conductancia del canal si no hubiera zona de vaciamiento:

$$G_0 = \frac{Z}{L} q \mu_n N_D d$$
(5)

A partir de la ecuación (4) se deduce que, para una tensión  $V_{GS}$  fija, el comportamiento del JFET es puramente resistivo, siempre y cuando se mantenga el nivel de  $V_{DS}$  pequeño. Este modo de operación corresponde a la *zona lineal*. La resistencia es mínima para  $V_{GS} = 0$  y aumenta a medida que  $V_{GS}$  se hace más negativa, hasta llegar a un punto en que se haría infinita para:

$$\mathbf{V}_{\rm GS} = \mathbf{V}_{\rm T0} = \boldsymbol{\phi}_0 - \frac{\mathbf{q} \mathbf{N}_{\rm D} \mathbf{d}^2}{2\boldsymbol{\varepsilon}_{\rm S}} \tag{6}$$

Este valor  $V_{T0}$  se denomina *tensión umbral* y corresponde al valor de la tensión de puerta para el cual la zona de vaciamiento ocupa todo el canal impidiendo la conducción. Para tensiones de puerta iguales o superiores en módulo a la tensión umbral, la corriente de drenador es nula y el dispositivo está *en corte*.

### 2.2. REGIÓN DE SATURACIÓN.

Consideremos ahora el caso en que  $V_{DS}$  es suficientemente alta como para afectar significativamente la anchura de la zona de vaciamiento. Siendo  $V_{DS}$  positiva, esto supone que la tensión de polarización inversa en el drenador es mayor que en la fuente y por tanto la zona de vaciamiento será mayor, como se muestra en la figura 1. En general, habrá un gradiente de potencial V(y) y supondremos que la anchura de la zona de vaciamiento varía lentamente desde la fuente hasta el drenador y que se verá afectada únicamente por campos en la dirección x, pero no por campos entre drenador y fuente a lo largo del eje y. Esta suposición corresponde a la *aproximación de canal gradual*.

Ahora consideraremos un elemento del canal de anchura dy, con una diferencia de potencial dV(y). La corriente  $I_D$  en ese elemento cumplirá la siguiente relación:

$$dV(y) = I_{\rm D} dR(y) = \frac{I_{\rm D} dy}{Zq\mu_{\rm n} N_{\rm D} (d - W(y))}$$
(7)

siendo ahora

$$W(y) = \sqrt{\frac{2\varepsilon_{s}}{qN_{D}}(\phi_{0} - V_{GS} + V(y))}$$
(8)

sustituyendo la expresión de W(y) en la ecuación (7) e integrando:

$$\frac{I_{\rm D}\int dy}{Zq\mu_{\rm n}N_{\rm D}} = \int_{0}^{V_{\rm DS}} \left[ d - \sqrt{\frac{2\varepsilon_{\rm s}}{qN_{\rm D}}(\phi_0 - V_{\rm GS} + V)} \right] dV$$
(9)

$$I_{\rm D} = G_0 \left\{ V_{\rm DS} - \frac{2}{3} \sqrt{\frac{2\epsilon_{\rm S}}{qN_{\rm D}d^2}} \left[ \left( \phi_0 - V_{\rm GS} + V_{\rm DS} \right)^{\frac{3}{2}} - \left( \phi_0 - V_{\rm GS} \right)^{\frac{3}{2}} \right] \right\}$$
(10)

Para valores de  $V_{DS}$  pequeños, la ecuación 10 se reduce a la expresión lineal deducida anteriormente, (ecuación 4).

En la figura 3 se representa  $I_D$  en función de  $V_{DS}$  de acuerdo con la ecuación 10.



Figura 3.  $I_{DS}$  en función de  $V_{DS}$  (aproximación de canal gradual).

Se observa un máximo en la función para una tensión entre drenador y fuente  $V_{DS,SAT}$  dada por:

$$V_{\rm DS,SAT} = V_{\rm GS} - \phi_0 + \frac{qN_{\rm D}d^2}{2\epsilon_{\rm S}} = V_{\rm GS} - V_{\rm T0}$$
(11)

Para este valor de la tensión entre drenador y fuente, se produciría el estrechamiento total del canal en el extremo del drenador y la ecuación 10 ya no sería válida.

El fenómeno que gobierna el comportamiento del JFET en esta región no se conoce con total claridad. En algunos textos se argumenta que el canal no se estrecha completamente, sino que su anchura se aproxima a un valor mínimo límite y que la conducción se produce a través de esa estrecha franja del canal. En otros libros se acepta el estrechamiento total y la formación de una zona de vaciamiento que cerraría el canal. Sin embargo, existiría un campo eléctrico en esa zona que permitiría que los portadores inyectados la atravesaran, permitiendo el paso de corriente.

En cualquier caso, una vez alcanzado el valor  $V_{DS,SAT}$ , cualquier aumento posterior de  $V_{DS}$  se concentra en la zona de estrechamiento total o estrechamiento límite y la corriente  $I_D$  no sigue aumentando, sino que alcanza un valor máximo  $I_{D,SAT}$ . En esta situación el transistor está en la *región de saturación*.

En realidad, al seguir aumentando  $V_{DS}$ , la zona de estrechamiento total aumenta su longitud, de modo que la resistencia del canal efectivo disminuye, resultando un ligero aumento de la corriente I<sub>D</sub>. Este efecto es análogo al de acortamiento del canal del transistor MOSFET.

La corriente de saturación  $I_{D,SAT}$  se obtiene sustituyendo el valor  $V_{D,SAT}$  de la ecuación 11 en la ecuación 10:

$$I_{D,SAT} = \frac{G_0}{3} \left\{ 3V_{GS} - 2\phi_0 - V_{T0} + 2\sqrt{\frac{(\phi_0 - V_{GS})^3}{\phi_0 - V_{T0}}} \right\}$$
(12)

El valor máximo de  $I_{D,SAT}$  se obtiene para  $V_{GS} = 0$  y se denomina  $I_{DSS}$ .

La representación de  $I_{D,SAT}/I_{DSS}$  frente a  $V_{GS}/V_{T0}$  se denomina *característica de transferencia normalizada*. La figura 4 muestra la característica de transferencia obtenida a partir de la ecuación 12.

Existe una ley cuadrática empírica, más sencilla, que se ajusta con muy bien al comportamiento del JFET y que se utiliza en programas de simulación. Esta expresión se representa también en la figura 4 junto a la característica de transferencia:

$$\mathbf{I}_{\mathrm{D,SAT}} = \mathbf{I}_{\mathrm{DSS}} \left( 1 - \frac{\mathbf{V}_{\mathrm{GS}}}{\mathbf{V}_{\mathrm{T0}}} \right)^2 \tag{13}$$

La figura 5 muestra las características de salida de un JFET.



Figura 4. Característica de transferencia normalizada del JFET.

#### **2.3 MODELO PSPICE DEL JFET.**

El programa PSPICE modela el transistor JFET como un transistor en serie con dos resistencias parásitas, **RS** y **RD**, como se muestra en la figura 6.

Las ecuaciones siguientes hacen referencia al transistor, sin considerar **RS** ni **RD**.

Los parámetros del modelo PSPICE aparecen en negrita.

Las corrientes de fugas en la puerta,  $I_{GD}$  e  $I_{GS}$ , se modelan como dos diodos. Se tienen en cuenta los

Figura 5. Características de salida del JFET.



Figura 6. Esquema del JFET según PSPICE.

fenómenos de generación-recombinación y la posibilidad de ionización por impacto.

Las capacidades  $C_{GD}$  y  $C_{GS}$  representan las capacidades entre puerta y drenador y entre puerta y fuente.

Para la corriente de drenador  $I_D$ , el Pspice utiliza el siguiente modelo aproximado, para un JFET de canal n:

- Si  $V_{GS} - VT0 \le 0$  (región de corte):

$$\mathbf{I}_{\mathrm{D}} = \mathbf{0} \tag{14}$$

- Si  $V_{DS} \le V_{GS}$  - **VT0** (región lineal):

$$I_{D} = \mathbf{BETA} \ V_{DS} \left( \ 2(V_{GS} - \mathbf{VT0}) - V_{DS}\right) (1 + \mathbf{LAMBDA} \ V_{DS})$$
(15)

- Si  $0 \le V_{GS} - VT0 \le V_{DS}$  (región de saturación):

$$I_{\rm D} = \mathbf{BETA} (V_{\rm GS} - \mathbf{VT0})^2 (1 + \mathbf{LAMBDA} V_{\rm DS})$$
(16)

El parámetro **VT0** es la tensión umbral, que se ha definido anteriormente, (ecuación 6). El término  $(1 + LAMBDA V_{DS})$  modela el efecto de acortamiento del canal. -1/LAMBDA correspondería al punto de corte de la prolongación de las características en saturación con el eje X. El parámetro **BETA**, si comparamos las ecuaciones 13 y 16 vendrá dado por:

$$\mathbf{BETA} = \frac{\mathbf{I}_{\text{DSS}}}{\mathbf{VT0}^2} \tag{17}$$

Los valores de estos parámetros para el transistor 2N3819, de canal n, son los siguientes. (Los parámetros **VT0TC** y **BETATCE** están relacionados con la dependencia con la temperatura y se explicarán en la siguiente sección):

| <b>VT0</b> =     | -3 V                                     |
|------------------|------------------------------------------|
| LAMBDA =         | $2.25 \text{ x } 10^{-3} \text{ V}^{-1}$ |
| BETA =           | 1.304 x10 <sup>-3</sup> AV <sup>-2</sup> |
| VT0TC =          | -2.5 x 10 <sup>-3</sup> VK <sup>-1</sup> |
| <b>BETATCE</b> = | -0.5 K <sup>-1</sup>                     |

# **3. DEPENDENCIA CON LA TEMPERATURA DE LAS CARACTERÍSTICAS DEL JFET.**

Es interesante estudiar el comportamiento con la temperatura de las características del JFET, pues presenta una característica importante desde el punto de vista de la determinación del punto de operación.

En el modelo PSPICE, la dependencia de  $I_D$  con la temperatura viene determinada por la dependencia de los parámetros **VT0** y **BETA**:

$$VT0(T) = VT0 + VT0TC (T - Tnom)$$
(18)

$$BETA(T) = BETA 1.01^{BETATCE (T-Tnom)}$$
(19)

Puede comprobarse que existe un punto en las características para el cual la variación de  $I_D$  con la temperatura es casi nula. Si imponemos la condición:

$$\frac{\mathrm{dI}_{\mathrm{D}}}{\mathrm{dT}} = 0 \tag{20}$$

y tenemos en cuenta las ecuaciones 16, 18 y 19, la condición para el punto de operación independiente de la temperatura es la siguiente:

$$V_{GS} = VT0 + \frac{2VT0TC}{BETATCE \ Ln1.01} \approx -2 \ V \ (para \ el \ 2N3819 \ )$$
(21)

Este punto, si bien no corresponde al de máxima ganancia, tiene la ventaja de proporcionar la máxima estabilidad térmica y por este motivo resulta interesante desde el punto de vista de la polarización.

# 4. MODELO EN PEQUEÑA SEÑAL DEL JFET.

La figura 7 muestra el modelo equivalente en pequeña señal del transistor JFET en la configuración de fuente común:



Figura 7. Modelo en pequeña señal del JFET

Los parámetros  $g_{DS}$ ,  $g_{GS}$  y  $g_{GD}$  son conductancias, mientras que  $g_m$  corresponde a la trasconductancia del dispositivo. Su definición y el valor correspondiente a la región de saturación, teniendo en cuenta la ecuación 16, es la siguiente:

$$g_{m} = \frac{\partial I_{D}}{\partial V_{GS}} = 2BETA \left(1 + LAMBDAV_{DS}\right) \left(V_{GS} - VT0\right)$$
(22)

$$g_{DS} = \frac{\partial I_D}{\partial V_{DS}} = BETA LAMBDA (V_{GS} - VT0)^2$$
(23)

$$g_{GS} = \frac{\partial I_{GS}}{\partial V_{GS}} \approx 0 \tag{24}$$

$$g_{GD} = \frac{\partial I_{GD}}{\partial V_{GD}} \approx 0$$
<sup>(25)</sup>

Las conductancias  $g_{GS}$  y  $g_{GD}$  corresponden a la derivada de una característica I-V de un diodo en polarización inversa y, por tanto, pueden considerarse nulas. En estas ecuaciones se evidencia la elevada impedancia de entrada del transistor JFET en configuración de fuente común. Al ser  $g_{GS} = g_{GD} = 0$ , esto resultará en una impedancia

de entrada prácticamente infinita. En la práctica, la impedancia de entrada de un circuito amplificador vendrá determinada por elementos externos al transistor.

Las capacidades  $C_{GS}$  y  $C_{GD}$  son muy pequeñas, (generalmente menores de 10 pF), y determinarán la respuesta a alta frecuencia, como se explicará más adelante.

# 5. CIRCUITOS DE POLARIZACIÓN DEL JFET.

Entendemos por circuito de polarización el conjunto de elementos (fuentes y resistencias) que se utilizan para situar un dispositivo en su punto de trabajo.

De los posibles circuitos que existen para el JFET, vamos a considerar únicamente aquellos que involucran una única fuente de alimentación, por ser los que normalmente se utilizan.



Figura 8. Circuitos de polarización del JFET.

Consideremos en primer lugar el circuito *a* de la figura 8. En este circuito, la recta de carga vendrá dada por:

$$I_{\rm D} = \frac{V_{\rm DD}}{R_{\rm D} + R_{\rm S}} - \frac{V_{\rm DS}}{R_{\rm D} + R_{\rm S}}$$
(26)

La intensidad de puerta  $I_G$  puede considerarse nula, de modo que la tensión de puerta será  $V_G = 0$ . La función de la resistencia  $R_G$  es evitar que la señal de entrada se derive directamente a tierra. En la práctica, la impedancia de entrada del circuito amplificador en fuente común, corresponderá a  $R_G$ , con lo cual conviene que ésta sea lo más grande posible, siempre que se pueda seguir considerando  $R_G I_G \approx 0$ .

La resistencia  $R_S$  sirve para proporcionar la tensión  $V_{GS}$  negativa. Al ser  $V_G \approx 0$ , tendremos:

$$V_{GS} \approx -R_{S}I_{D} \tag{27}$$

Por otro lado, este circuito proporciona estabilidad al punto de operación, ya que si aumentara  $I_D$ , esto supondría una disminución de  $V_{GS}$  ( $V_{GS}$  se haría más negativa), con lo cual  $I_D$  disminuiría.

El circuito b de la figura 8 es equivalente al de la figura 9 con:

$$V_{GG} = \frac{R_2}{R_1 + R_2} V_{DD}$$
(28)

$$R_{G} = \frac{R_{1}R_{2}}{R_{1} + R_{2}}$$
(29)

En este circuito la tensión entre puerta y fuente  $V_{GS}$ , vendrá dada por:

$$V_{GS} = V_{GG} - R_S I_D \tag{30}$$

El interés de este circuito reside en que es habitual querer polarizar un transistor con una corriente de drenador  $I_D$  detterminada, pero con una cierta tolerancia. Veámoslo con más detalle.



Figura 9. Equivalente del circuito de polarización.

Dado un modelo de transistor, existe una cierta dispersión para sus características. Si bien se habla de unas características típicas, existen unos valores máximos y mínimos de los parámetros característicos. La figura 10 muestra un ejemplo de la característica de transconductancia típica de un transistor JFET, así como las características extremas, correspondientes a los valores máximos y mínimos de I<sub>DSS</sub> y  $V_{T0}$ . Si escogemos un cierto transistor de ese modelo, su característica de transconductancia se encontrará necesariamente contenida en la zona rayada de la gráfica 10. Supongamos ahora que queremos establecer un circuito de polarización que garantice que la corriente de drenador se mantendrá entre unos valores máximo (I<sub>D,MAX</sub>) y mínimo (I<sub>D,MIN</sub>), independientemente del transistor concreto que se utilice dentro de un modelo determinado.

Este problema se resuelve gráficamente en la figura 11. Sea el punto A el cruce de la característica extrema correspondiente a  $I_{DSS,MAX}$  y  $V_{T0,MAX}$  con la intensidad  $I_{D,MAX}$  y B el punto correspondiente al cruce entre la característica extrema mínima e  $I_{D,MIN}$ . El circuito de polarización deberá ser tal que el punto de operación esté contenido en la recta que une los puntos A y B.



Figura 10. ejemplo de dispersión de características de un JFET



FIGURA 11. Determinación gráfica del circuito de polarización.

La ecuación de esta recta es precisamente:

$$\mathbf{V}_{\rm GS} = \mathbf{V}_{\rm GG} - \mathbf{R}_{\rm S} \mathbf{I}_{\rm D} \tag{31}$$

estando R<sub>s</sub> determinada por la pendiente de la recta que pasa por A y B.

Esta ecuación es idéntica a la ecuación (30), correspondiente al circuito b de polarización de la figura 8.

En definitiva, este circuito permite garantizar que el punto de trabajo, para un modelo de transistor, se encontrará dentro de un margen establecido. El punto de operación exacto vendrá determinado por la intersección entre la característica de transconductancia concreta del transistor y la recta AB.

El problema del circuito *b* es que, generalmente, la tensión  $V_{GG}$  corresponde a una pequeña fracción de la alimentación  $V_{DD}$ . En este caso,  $R_2$  debe ser pequeña comparada con  $R_1$  y esto resulta en una impedancia de entrada  $R_G$  menor. Este problema se resuelve con el circuito *c*, en el que:

$$V_{GG} = \frac{R_2}{R_1 + R_2} V_{DD} \qquad \qquad R_G = R_3 + \frac{R_1 R_2}{R_1 + R_2}$$
(32)

de modo que se puede tener una impedancia de entrada  $R_G$  alta independientemente de la relación entre  $R_1$  y  $R_2$ .

#### **6. AMPLIFICADOR CON JFET.**

En la figura 12 se muestra un amplificador habitual de una etapa utilizando un JFET en configuración de fuente común, incluyendo la fuente de alimentación,  $V_f$  con su impedancia de salida  $R_f$  y capacidades de acoplo  $C_1$  y  $C_2$ . Como circuito de polarización se ha escogido el circuito *c* de la figura 8.



Figura 12. Amplificador de una etapa.

El circuito equivalente para pequeña señal en alterna se muestra en la figura 13. Este circuito es válido para cualquiera de los circuitos de polarización de la figura 8. La única diferencia residirá en el valor de  $R_G$ .

Las capacidades de acoplo y las propias del transistor se han considerado como cortocircuitos. Posteriormente se estudiará con detalle la respuesta en frecuencia del amplificador.



Figura 13. Circuito equivalente del amplificador en pequeña señal.

Los parámetros que caracterizan a un amplificador de tensión son la impedancia de entrada, la impedancia de salida, la ganancia en tensión y el ancho de banda.

#### GANANCIA EN TENSIÓN.

La ganancia en tensión se define como el cociente entre la tensión de salida y la de entrada. En el circuito de la figura 13, podemos distinguir dos ganancias, según consideremos como entrada la tensión  $v_{in}$  (tensión a la entrada del amplificador) o la tensión  $v_f$  (tensión suministrada por la fuente):

$$A_{v} = \frac{V_{o}}{V_{in}} = -\frac{g_{m}R_{D}}{1 + g_{DS}R_{D}}$$
(33)

$$A_{\rm vf} = \frac{V_{\rm o}}{V_{\rm f}} = \frac{R_{\rm G}}{R_{\rm f} + R_{\rm G}} A_{\rm v}$$
(34)

La ganancia  $A_{vf}$  es la que realmente mide la amplificación producida. En la práctica, es difícil medir  $A_{vf}$ , pues para poder medir la entrada  $v_f$  es necesario medir la tensión de la fuente de alimentación en vacío, desconectándola del resto del circuito.

#### IMPEDANCIA DE ENTRADA.

La impedancia de entrada se define como el cociente entre la tensión de entrada y la intensidad de entrada:

$$Z_{in} = \frac{V_{in}}{i_{in}} = R_G$$
(35)

#### IMPEDANCIA DE SALIDA.

La impedancia de salida se define como el cociente entre la tensión y la intensidad de salida anulando la tensión de entrada:

$$Z_{out} = \frac{v_o}{i_{out}} \bigg|_{v_{in}=0} = \frac{R_D}{1 + g_{DS}R_D}$$
(36)

Es conveniente que la impedancia de entrada sea alta y la de salida baja. De esta manera se consigue aprovechar la máxima tensión de la etapa anterior y se consigue transmitir la máxima tensión a la etapa posterior.

#### ANCHO DE BANDA.

El ancho de banda corresponde al margen de frecuencias en que el amplificador se comporta como tal, manteniendo su ganancia. El ancho de banda está limitado a bajas frecuencias por las capacidades de acoplo y a altas frecuencias por las capacidades internas del dispositivo. En la siguiente sección se discute con detalle la respuesta en frecuencia del amplificador.

#### 6.1. RESPUESTA EN FRECUENCIA DEL AMPLIFICADOR CON JFET.

#### 6.1.1. RESPUESTA A BAJAS FRECUENCIAS. CAPACIDADES DE ACOPLO.

El efecto de las capacidades de acoplo es análogo al caso del amplificador con bipolar. Pueden aplicarse los mismos resultados teniendo en cuenta las siguientes diferencias:

- La impedancia de entrada del JFET (equivalente a  $r_{\pi}$ ) puede considerarse infinita.
- En el JFET, al suponerse nula la corriente de puerta, no tiene sentido hablar de la ganancia en corriente  $h_{fe}$ , sino que se utiliza la trasconductancia  $g_m$ . Estos dos parámetros se relacionan en el transistor bipolar de la siguiente manera:  $g_m = h_{fe}/r_{\pi}$ .
- Se ha utiliza una nomenclatura diferente. Deben hacerse las siguientes sustituciones:  $R_L = R_D$ ,  $R_E = R_S$ ,  $R_S = R_f$ ,  $C_E = C_2$ .

Así, la expresión de la ganancia en función de la frecuencia puede escribirse como:

$$A_{\rm Vf} = \frac{a_0 s \left(1 + \frac{s}{z_2}\right)}{1 + a_1 s + a_2 s^2}$$
(37)

con:

$$\mathbf{a}_{0} = -\frac{\mathbf{g}_{\mathrm{m}} \mathbf{R}_{\mathrm{G}} \mathbf{R}_{\mathrm{D}} \mathbf{C}_{1}}{1 + \mathbf{g}_{\mathrm{m}} \mathbf{R}_{\mathrm{S}}} \tag{37b}$$

$$a_{1} = \frac{C_{1}[(R_{G} + R_{f})(1 + g_{m}R_{s})] + C_{2}R_{s}}{1 + g_{m}R_{s}}$$
(37c)

$$a_{2} = \frac{C_{1}C_{2}R_{S}(R_{G} + R_{f})}{1 + g_{m}R_{S}}$$
(37d)

$$z_2 = \frac{1}{R_s C_2}$$
(37e)

Las frecuencias de los polos y los ceros son las siguientes:

Ceros:

 $\omega_{z1} = 0 \tag{38a}$ 

 $\omega_{z2} = z_2 = 1/R_S C_2$  (38b)

Polos:

$$\omega_{p1} = 1/a_1 \tag{39a}$$

$$\omega_{p2} = a_1/a_2 \tag{39b}$$

#### 6.1.2. RESPUESTA EN ALTA FRECUENCIA. CAPACIDADES PARÁSITAS.

En cuanto al efecto de las capacidades internas del transistor, en la figura 14 se representa el esquema del amplificador incluyendo las capacidades  $C_{GD}$  y  $C_{GS}$ .



Figura 14. Esquema del amplificador para alta frecuencia.

Nuevamente, el cálculo sería análogo al caso del transistor bipolar. Aplicando el teorema de Miller a la capacidad  $C_{GD}$ , y suponiendo  $g_m >> sC_{GD}$ , podemos obtener la siguiente relación:

$$K = \frac{v_{o}}{v_{GS}} = -\frac{g_{m}R'_{D}}{1 + sR'_{D}C_{GD}}$$
(40)

de donde se deduciría que la frecuencia de corte es:

$$\omega_{\rm T1} = 1/R'_{\rm D}C_{\rm GD} \tag{41}$$

Si consideramos la ganancia  $A_{Vf}$ , teniendo en cuenta la impedancia de salida de la fuente  $R_f$  y suponiendo que este efecto es dominante con respecto al polo que aparece en la ecuación 40, obtendríamos el siguiente valor para la frecuencia de corte:

$$\omega_{T2} = 1/[(R_G \parallel R_f)(C_{GS} + C_{GD}(1 + g_m R'_D))]$$
(42)

Si suponemos  $R_G || R_f \approx R_f$ , para que  $\omega_{T2}$  sea mucho menor que  $\omega_{T1}$ , debe cumplirse  $R_f g_m << 1$ . Esta condición no se cumple de forma general, de modo que es necesario un cálculo más formal de la frecuencia de corte.

Puede comprobarse que la ganancia  $v_o/v_f$  del circuito de la figura 14 viene dada por (suponiendo  $R_G >> R_f y$  con  $G_f = 1/R_f$ ):

$$A_{vf} = \frac{V_o}{V_f} = -\frac{G_f R'_D (g_m - sC_{GD})}{G_f + s[C_{GS} + C_{GD} + C_{GD} R'_D (g_m + G_f)] + s^2 C_{GS} C_{GD} R'_D}$$
(43)

Esta ecuación puede simplificarse notablemente si consideramos frecuencias tales que:

$$|sC_{GS}| \ll g_m \tag{44}$$

entonces, se cumplirá:

$$|s^{2}C_{GS}C_{GD}R'_{D}| << |sC_{GD}R'_{D}(g_{m}+G_{f})|$$
(45)

además, como normalmente C<sub>GD</sub> < C<sub>GS</sub>, se cumplirá también:

$$|sC_{GD}| \ll g_m \tag{46}$$

y la ecuación 43 se reduce a una expresión con un único polo:

$$A_{vf} = \frac{V_{o}}{V_{f}} = -\frac{G_{f}R'_{D}g_{m}}{G_{f} + s[C_{GS} + C_{GD} + C_{GD}R'_{D}(g_{m} + G_{f})]}$$
(47)

Por tanto, la frecuencia de corte vendrá dada por:

$$\omega_{\rm T} = \frac{G_{\rm f}}{C_{\rm GS} + C_{\rm GD} + C_{\rm GD} R'_{\rm D} (g_{\rm m} + G_{\rm f})}$$
(48)

Esta expresión se reduce a la ecuación 42 si  $R_f g_m \ll 1$ .

La ecuación 42 evidencia que la resistencia de la fuente  $R_f$  no solo influye en la ganancia del circuito sino también en la respuesta en frecuencia, obteniéndose menor ancho de banda para valores mayores de  $R_f$ . También se observa que para mayores valores de  $R_D$ , que corresponderán a mayores ganancias, también disminuye el ancho de banda.

## 7 EJEMPLO DE DISEÑO DE UN AMPLIFICADOR.

El problema del diseño de un amplificador consiste en escoger el circuito de polarización y el punto de operación adecuados para satisfacer unas determinadas especificaciones.

Resulta de especial utilidad a la hora del diseño relacionar la ganancia del amplificador con los componentes del circuito equivalente y con los parámetros del punto de operación.

Consideremos el circuito de polarización a de la figura 8. Las ecuaciones del circuito de polarización son las siguientes:

$$V_{DD} = I_D R_D + V_{DS} + I_D R_S \tag{43}$$

$$V_{GS} = -I_D R_S \tag{44}$$

Además, deben tenerse en cuenta la ecuación 16, que relacionará  $I_D$ ,  $V_{DS}$  y  $V_{GS}$ , la expresión de la ganancia  $A_V$  (ecuación 33) y las ecuaciones 22 y 23 que dan el valor de  $g_m$  y  $g_{DS}$ .

La resolución analítica de estas ecuaciones no resulta posible. Utilizaremos un método iterativo consistente en asignar un valor inicial a uno de los parámetros. Utilizando este valor, calcularemos los demás parámetros del punto de operación y un valor más preciso del parámetro original. El proceso puede repetirse hasta que la diferencia entre el valor inicial del parámetro y el valor final es suficientemente pequeña.

Resulta cómodo asignar a  $V_{GS}$  un valor inicial. Llamemos  $V_{GS0}$  a este valor. Por otro lado, la tensión de alimentación  $V_{DD}$  suele estar limitada. Por tanto,  $V_{DD}$  es un valor conocido. La tensión  $V_{DS}$  debe escogerse de modo que permita la mayor excursión del punto de operación. Es habitual utilizar el criterio  $V_{DS} = V_{DD}/2$ . No obstante, puede comprobarse que cuanto menor sea el valor de  $V_{DS}$  mayor será la ganancia, con lo cual cl criterio anterior no siempre es óptimo. En cualquier caso, tanto  $V_{DD}$  como  $V_{DS}$  serán valores determinados. De las ecuaciones 43 y 44 podemos deducir entonces:

$$R_{\rm D} = \frac{V_{\rm DD} - V_{\rm DS} + V_{\rm GS}}{I_{\rm D}} = \frac{V_{\rm DD} - V_{\rm DS} + V_{\rm GS0}}{I_{\rm D}} = \frac{V'}{I_{\rm D}}$$
(45)

donde V', una vez fijados el valor inicial  $V_{GS0}$ ,  $V_{DD}$  y  $V_{DS}$  no será una variable en el cálculo del punto de operación.

Los siguientes parámetros también pueden considerarse constantes en el cálculo:

$$β = BETA$$
  
 $λ = LAMBDA$   
 $β' = BETA (1 + LAMBDA VDS)$ 

Las ecuaciones 16, 22 y 23 pueden escribirse de la siguiente forma:

$$I_{\rm D} = \beta' (V_{\rm GS} - V_{\rm T0})^2$$
(46)

$$g_{\rm m} = 2\beta' (V_{\rm GS} - V_{\rm T0}) = 2\sqrt{\beta'} \sqrt{I_{\rm D}}$$

$$\tag{47}$$

$$g_{\rm DS} = \beta \lambda (V_{\rm GS} - V_{\rm T0}) = \frac{\beta \lambda}{\beta'} I_{\rm D} \equiv K I_{\rm D}$$
(48)

Utilizando las ecuaciones 45-48 podemos escribir la ganancia A<sub>V</sub> (ecuación 33) como:

$$A_{\rm V} = -\frac{g_{\rm m}R_{\rm D}}{1+g_{\rm DS}R_{\rm D}} = -\frac{2\sqrt{\beta'V'}}{(1+KV')\sqrt{I_{\rm D}}} = -\frac{2\sqrt{\beta'V'}}{1+KV'}\sqrt{R_{\rm D}} = -\frac{2V'}{(1+KV')(V_{\rm GS}-V_{\rm T0})}$$
(49)

$$V' = V_{DD} - V_{DS} + V_{GS0}$$
$$K = \beta \lambda / \beta'$$
$$\beta' = \beta (1 + \lambda V_{DS})$$

La ecuación 49 nos da una expresión simplificada que relaciona directamente la ganancia  $A_v$  con el punto de operación. Esta ecuación permite fijar el punto de operación dada una ganancia. Obsérvese que el valor de V' en realidad depende de la tensión  $V_{GS}$ , con lo cual, es posible que sea necesario corregir su valor y realizar nuevas iteraciones para determinar el punto de operación con suficiente exactitud.

Se observa que la ganancia es mayor cuanto mayor es la resistencia  $R_D$ , menor la intensidad  $I_D$  o menor la diferencia  $V_{GS}$ - $V_{T0}$ . En principio, no existe ningún límite para el valor de la ganancia. Sin embargo, desde el punto de vista práctico, existen dos problemas:

- Para aumentar la ganancia es necesario que  $V_{GS}$  se aproxime a  $V_{T0}$ . En general, existirá un valor mínimo práctico de esta diferencia.
- Al aumentar R<sub>D</sub> se aumenta la impedancia de salida del circuito, con lo cual se degrada la calidad del amplificador. La única manera de resolver este problema es realizar un amplificador de más de una etapa, como por ejemplo el de la figura 15. En este circuito el segundo JFET trabaja en drenador común y la salida se toma en la fuente para minimizar la impedancia de salida.



Figura 15. Ejemplo de amplificador de dos etapas.

# 8. REALIZACIÓN PRÁCTICA.

## 8.1. DETERMINACIÓN DE LOS PARÁMETROS DEL JFET.

#### 8.1.1. Determinación de V<sub>T0</sub>.

Siguiendo el montaje de la figura 16:

Aplicar una tensión drenador-fuente  $V_{DS} = 7.5 \text{ V}.$ 

Aplicar una tensión  $V_{GS}$  negativa. Aumentar progresivamente el módulo de  $V_{GS}$ .

Se tomará como tensión umbral el valor de  $V_{GS}$  para el cual  $I_{DS}$  es menor o igual a 0.5  $\mu$ A.



Figura 16. Determinación de V<sub>T0</sub>.

#### 8.1.2. Determinación de $\lambda$ .

Fijar la tensión  $V_{GS}$  aproximadamente 1 V por encima de  $V_{T0.}$  A continuación, colocar el voltímetro entre los terminales de la alimentación  $V_{DS}$ . (Se cometerá un cierto error en la medida de  $V_{DS}$  debido al efecto del amperímetro.

Para V<sub>GS</sub> fija, la corriente de drenador es de la forma:

 $I_D = A(1 + \lambda V_{DS})$ 

Tomar algunos puntos en torno a  $V_{DS} = 7.5$  V y obtener  $\lambda$  a partir del ajuste de la recta determinada por esos puntos. Téngase en cuenta que deben tomarse valores para  $V_{DS}$  suficientemente alta para estar en la región de saturación.

#### 8.1.3. Determinación de I<sub>DSS</sub> y β.

Cortocircuitar puerta y fuente ( $V_{GS} = 0$ ) y fijar  $V_{DS} = -V_{T0}$ . La corriente de drenador obtenida en estas condiciones corresponde a  $I_{DSS}$ . El parámetro  $\beta$  se obtiene como:

 $\beta = I_{DSS}/V_{T0}^2$ 

#### 8.2. DISEÑO DEL AMPLIFICADOR.

Se realizará el montaje que se muestra en la figura 17.

Recordamos que la ganancia viene dada por:

$$A_{v} = -\frac{g_{m}R_{D}}{1+g_{DS}R_{D}} = -\frac{2\sqrt{\beta'V'}}{(1+KV')\sqrt{I_{D}}} = -\frac{2\sqrt{\beta'V'}}{1+KV'}\sqrt{R_{D}} = -\frac{2V'}{(1+KV')(V_{GS}-V_{T0})}$$
(49)  
$$V' = V_{DD} - V_{DS} + V_{GS0}$$
$$K = \beta\lambda/\beta'$$

 $\beta' = \beta(1 + \lambda V_{DS})$ 

Fijar:  $V_{DD} = 15 \text{ V}.$  $V_{DS} = V_{DD}/2 = 7.5 \text{ V}.$  $A_V = -10.$ 

La ecuación 49 debe resolverse de forma iterativa. Tómese un valor inicial de  $V_{GS0}$ , aproximadamente 1V por encima de la tensión umbral. Este valor inicial conducirá a un nuevo valor de la diferencia  $V_{GS} - V_{T0}$ , y por tanto a un nuevo valor de  $V_{GS}$ . Repetir el proceso hasta obtener un valor estable.

Debido al error cometido en la medida de  $V_{T0}$ , puede ser recomendable obtener la intensidad I<sub>D</sub> que corresponde



Figura 17. Circuito amplificador con JFET.

a la ganancia deseada y medir el valor de  $V_{GS}$  que realmente corresponde a esa intensidad y utilizar este valor para la elección de las resistencias del circuito de polarización:

 $R_S = - V_{GS}/I_D; \qquad \qquad ; R_D = (V_{DD} - V_{DS} - R_S I_D)/I_D; \qquad \qquad R_G \approx 1 M \Omega. \label{eq:Rs}$ 

Escoger  $C_1$  y  $C_2$  del orden de 1µF. Téngase en cuenta que  $C_1$  no tiene la polaridad definida por el circuito, de modo que no puede utilizarse un condensador de polaridad definida (como los electrolíticos).

#### 8.3. CARACTERIZACIÓN DEL AMPLIFICADOR.

**8.3.1.** Compruébese que el punto de operación obtenido es el deseado.

**8.3.2** Medir experimentalmente el diagrama de Bode del amplificador, llegando hasta las máximas frecuencias que permite el generador. (Asegurarse de que el amplificador no esté saturado).

Debido a que el voltímetro de alterna presenta una capacidad de entrada mayor que las capacidades parásitas del transistor, la respuesta en alta frecuencia estará determinada por esta capacidad. Comprobar este resultado midiendo también la ganancia utilizando el osciloscopio con sonda.

**8.3.3** Para estudiar el efecto de la resistencia de la fuente  $R_f$ , situar una resistencia  $R_1 = 10 \text{ k}\Omega$  entre la salida de la fuente y el condensador  $C_1$ . A continuación, medir el diagrama de Bode tomando la entrada justo a la salida de la fuente y también tomando la entrada en el punto de unión de la resistencia  $R_1$  y el condensador  $C_1$ .

Discutir los resultados obtenidos. (Opcionalmente se puede tratar de obtener una expresión para la respuesta en alta frecuencia incluyendo el efecto de la capacidad del voltímetro y tratar de estimar el valor de esta capacidad a partir de los resultados experimentales).

**8.3.4.** Simular el circuito amplificador y comparar la simulación con los resultados obtenidos en las secciones 8.3.2 y 8.3.3.

**8.4.** Comparar el amplificador realizado en esta práctica con el amplificador realizado en la práctica 4. Discutir las ventajas e inconvenientes de cada uno teniendo en cuenta la ganancia, las impedancias de entrada y de salida y el ancho de banda.